基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
当前主流片上总线协议--AHB存在访存带宽利用率较低的问题.本文基于SoC内DMA传输较多的特点,提出一种新的优化设计:在内存控制器内部增加MCS-DMA模块,并通过驱动程序将MCS-DMA模块与目标DMA传输绑定.一方面实现数据预取,提升了单个DMA传输时的总线带宽利用率;另一方面使访存请求在内存控制器内部流水化完成,提升多个DMA并发时的总线带宽利用率.将该设计应用到北大众志SK SoC后,单个DMA传输时的总线带宽利用率提升至100%,多个DMA并发时的总线带宽利用率从33.3%提升至85.5%,而芯片的设计面积仅增加2.9%.
推荐文章
DMA控制器的设计与仿真
DMA,同步,Veriog HDL,仿真
一种支持全双工数据传输的多通道DMA控制器设计
全双工
多通道
DM A控制器
流水化
并行
基于AMBA总线的DMA控制器IP核设计与分析
DMA控制器
AMBA总线
IP
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 MCS-DMA:一种面向SoC内DMA传输的内存控制器优化设计
来源期刊 电子学报 学科 工学
关键词 系统芯片 内存控制器 直接内存访问
年,卷(期) 2010,(3) 所属期刊栏目
研究方向 页码范围 598-604
页数 分类号 TP302
字数 5772字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程旭 北京大学微处理器研究开发中心 85 436 11.0 16.0
2 佟冬 北京大学微处理器研究开发中心 51 284 8.0 14.0
3 刘洋 北京大学微处理器研究开发中心 99 1142 16.0 32.0
4 黄侃 北京大学微处理器研究开发中心 3 19 2.0 3.0
5 杨寿贵 北京大学微处理器研究开发中心 1 16 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (6)
参考文献  (4)
节点文献
引证文献  (16)
同被引文献  (13)
二级引证文献  (14)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(4)
  • 引证文献(4)
  • 二级引证文献(0)
2012(4)
  • 引证文献(3)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(4)
  • 引证文献(2)
  • 二级引证文献(2)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
2020(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
系统芯片
内存控制器
直接内存访问
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导