原文服务方: 科技与创新       
摘要:
本论文研究了DDR2的特性和M PC8548 E处理器的相关资料,给出了MPC8548E DDR2接口的硬件电路设计,并且通过实例讨论了在U-Boat下对MPC8548 E相关寄存器的配置,给出了试验结果.
推荐文章
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现
转置存储器
合成孔径雷达
可编程逻辑器件
DDR2 SDRAM控制器
基于MPC8548E的嵌入式实时系统自举优化设计
嵌入式系统
启动时间
PowerPC体系
板级支持包
自举
优化设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 PowerPC处理器MPC8548E的DDR2接口实现
来源期刊 科技与创新 学科
关键词 MPC8548E DDR2 U-Boot
年,卷(期) 2010,(35) 所属期刊栏目
研究方向 页码范围 174-176
页数 分类号 TN368
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2010.35.069
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张磊 中国科学院空间科学与应用研究中心 307 3154 27.0 45.0
2 卞春江 中国科学院空间科学与应用研究中心 28 107 6.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (10)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (7)
二级引证文献  (2)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
MPC8548E
DDR2
U-Boot
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导