基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
非相干的包络同步码跟踪环不依赖载波跟踪的相位特性,可以解决在信噪比非常低的条件下的本地扩频码和接收扩频码的码同步,进而完成扩频码的稳定跟踪.根据非相干的包络码跟踪环的原理,利用Verilog设计了一个完整的非相干的包络码跟踪环的电路.在设计过程中利用IP核中的乘法器、IIR滤波器、DDS数字频率合成器,简化设计难度并快速形成设计模块.在采用XilinxISE实现上述关键部分电路的设计基础上,同时利用SynplifyPro对设计模块进行了综合,并在Modelsim6.0中对电路进行了功能波形仿真,证明了设计的可行与合理性.这种解决方案相对常规方法既具有软件验证的灵活性,又具有硬件的执行效率.
推荐文章
非相干扩频接收机伪码跟踪环设计及FPGA实现
非相干扩频
伪码跟踪环
环路滤波
Modelsim仿真
基于中频采样率的伪码跟踪环性能分析与仿真
GPS接收机
码环跟踪
伪距
数字中频
基于FPGA的基带码发生器设计
基带码
FPGA
VHDL
Modelsim
基于FPGA伪码快速捕获的优化设计
包络算法
相位搜索
快速捕获
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA非相干包络码跟踪环设计
来源期刊 通信技术 学科 工学
关键词 FPGA 码跟踪环 Verilog HDL
年,卷(期) 2010,(5) 所属期刊栏目 传输
研究方向 页码范围 50-52,55
页数 分类号 TN962
字数 2148字 语种 中文
DOI 10.3969/j.issn.1002-0802.2010.05.017
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (16)
参考文献  (5)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(5)
  • 参考文献(1)
  • 二级参考文献(4)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
码跟踪环
Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导