基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
深存储是数字示波器三大性能指标之一,应用DDR2能够提高数字示波器的存储深度.基于DSO的DDR2深存储技术,本文设计了由1Gbit DDR2实现最大128MB存储深度的深存储系统,重点介绍了设计的整体思想,时钟控制设计以及DDR2数据读写控制等关键技术;同时,给出了DDR2深存储后的信号实时采集数据的实验结果并作了详细的分析.
推荐文章
基于DDR2和FPGA的实时成像转置存储器设计
实时成像处理器
FPGA
转置存储器
DDR2
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现
转置存储器
合成孔径雷达
可编程逻辑器件
DDR2 SDRAM控制器
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于DSO的DDR2深存储设计
来源期刊 电子质量 学科 工学
关键词 深存储 DDR2 时钟控制 DDR2数据读写控制 信号实时采集
年,卷(期) 2010,(8) 所属期刊栏目
研究方向 页码范围 35-36,40
页数 分类号 TM930.2
字数 1449字 语种 中文
DOI 10.3969/j.issn.1003-0107.2010.08.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾浩 电子科技大学自动化工程学院 32 458 11.0 20.0
2 王厚军 电子科技大学自动化工程学院 257 2532 27.0 36.0
3 叶兵 电子科技大学自动化工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (7)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
深存储
DDR2
时钟控制
DDR2数据读写控制
信号实时采集
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
广州市五羊新城广兴花园32号一层
46-39
1980
chi
出版文献量(篇)
7058
总下载数(次)
32
总被引数(次)
15176
论文1v1指导