原文服务方: 现代电子技术       
摘要:
随着现场可编程门阵列(FPGA)芯片在安全领域上的广泛应用,有关FPGA密码芯片的抗(DPA)研究也越来越受关注,但目前的研究成果大多针对智能卡的安全防护.在研究各种电路级安全防护技术的基础上,采用硬件宏的方法将双轨和预充电技术应用于FPGA芯片的数据加密标准算法(DES)硬件结构,通过DPA攻击实验后发现,未加防护措施的DES加密系统难以抵御DPA攻击,而加防护措施的加密系统具有抗DPA攻击的能力.
推荐文章
针对FPGA密码芯片M-DPA攻击的研究与实现
现场可编程门阵列
旁路攻击
差分功耗分析
高级加密标准
基于时间延迟和掩码的抗DPA方法研究
差分功耗分析
FPGA
AES
时间延迟
掩码
抗二阶DPA分析的ZUC算法防护方案及硬件实现
祖冲之算法
二阶DPA
掩码方案
硬件实现
智能卡抗DPA攻击的设计与实现
智能卡
片上系统
差分功耗分析
随机数产生器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA平台的抗DPA攻击电路级防护技术研究
来源期刊 现代电子技术 学科
关键词 FPGA 差分功耗分析 数据加密标准 双轨 预充电
年,卷(期) 2010,(9) 所属期刊栏目 军事通信
研究方向 页码范围 1-3
页数 分类号 TP309.7
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.09.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 原亮 军械工程学院计算机工程系 68 623 12.0 21.0
2 丁国良 军械工程学院计算机工程系 58 277 9.0 12.0
3 常小龙 军械工程学院计算机工程系 26 88 6.0 6.0
4 尹文龙 军械工程学院计算机工程系 28 73 5.0 6.0
5 王创伟 军械工程学院计算机工程系 11 36 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (37)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(3)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
差分功耗分析
数据加密标准
双轨
预充电
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导