基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对传统的基于现场可编程门阵列(FPGA)的数字滤波器设计所需周期长,提出了基于dsp builder和FPGA的滤波器设计,完全实现自顶向下的设计流程.在此基础上设计实现四节级联IIR,并结合MATLAB强大计算功能,提出了利用MATLAB和Quartus Ⅱ联合仿真算法;使输出复杂的数据变为波形,易于观察仿真结果,增强了Quartus的仿真功能.结果表明设计的IIR滤波器完全达到设计要求.
推荐文章
基于DSP Builder的FIR滤波器设计
DSPBuilder
FIR滤波器
Matlab
FPGA
基于DSP Builder的14阶FIR滤波器的设计
Simulink
DSP Builder
Quartus Ⅱ
FIR滤波器
基于FPGA的高精度浮点IIR滤波器设计
FPGA
浮点运算
IIR
数字滤波器
基于DSP Builder的16阶FIR滤波器实现
FIR滤波器
Simulink
DSP Builder
Quartus Ⅱ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DSP Builder和FPGA的IIR滤波器设计
来源期刊 通信技术 学科 工学
关键词 语言信号处理 级联 数字滤波器
年,卷(期) 2010,(12) 所属期刊栏目
研究方向 页码范围 184-186
页数 分类号 TP391.9
字数 1743字 语种 中文
DOI 10.3969/j.issn.1002-0802.2010.12.063
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王秀敏 中国计量学院信息工程学院 97 322 9.0 11.0
2 陈豪威 中国计量学院信息工程学院 7 13 2.0 3.0
3 杨世华 中国计量学院信息工程学院 9 31 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (33)
共引文献  (63)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1976(1)
  • 参考文献(0)
  • 二级参考文献(1)
1979(2)
  • 参考文献(0)
  • 二级参考文献(2)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(3)
  • 参考文献(0)
  • 二级参考文献(3)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(5)
  • 参考文献(1)
  • 二级参考文献(4)
2009(4)
  • 参考文献(4)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
语言信号处理
级联
数字滤波器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导