原文服务方: 现代电子技术       
摘要:
为满足可重配置系统的灵活性要求,介绍了一种"ARM处理器+FPGA"结构的重构控制器的设计,提出由ARM微处理器通过模拟JTAG接口的FPGA在系统配置目标可编程器件的方法.给出系统设计的硬件结构,并详细介绍了JTAG在系统配置FPGA的时序要求,以及在此结构中如何利用IEEE JTAG 1149.1边界扫描测试技术和描述JTAG总线标准的XSVF格式配置文件来实现对目标可编程器件进行在系统配置.
推荐文章
关于ARM+FPGA组建PLC高速指令控制器的研究
高速指令控制器
并行执行
协同工作
执行效率
基于ARM+FPGA平台的二值神经网络加速方法研究
二值神经网络
现场可编程门阵列
异或运算
行处理算法
基于FPGA的模糊PID控制器设计
模糊PID
控制器
FPGA
Quartus Ⅱ
Matlab
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ARM+FPGA的重构控制器设计
来源期刊 现代电子技术 学科
关键词 JTAG接口 FPGA 重构 XSVF格式
年,卷(期) 2010,(1) 所属期刊栏目 电子技术
研究方向 页码范围 195-197,210
页数 4页 分类号 TP29
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.01.060
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 龚龙庆 3 8 1.0 2.0
2 方超 2 8 1.0 2.0
3 张宝利 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (7)
同被引文献  (12)
二级引证文献  (11)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(4)
  • 引证文献(2)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
JTAG接口
FPGA
重构
XSVF格式
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导