原文服务方: 现代电子技术       
摘要:
数字相关器在数字扩频通信系统中应用广泛,受数字信号处理器件速度限制,无法应用于高速宽带通信系统,在此提出了一种基于流水线加法器的数字相关处理算法.该算法最大限度地减少了加法器进位操作,解决了基于全加器型数字相关器存在的进位延迟过大的问题,实现了时分多址体制下的同步段数字相关,提高了同步段相关的可靠性.
推荐文章
基于流水线的自检测进位相关和加法器设计
流水线
进位相关和
校验位
自检测
基于流水线结构的浮点加法器IP核设计
浮点加法器
流水线
综合
32位最大速率流水加法器的研究与实现
最大速率流水
行波流水
K-S结构
基于FPGA的快速加法器的设计与实现
加法器
进位
FPGA
Verilog HDL
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于流水线加法器的数字相关器设计
来源期刊 现代电子技术 学科
关键词 扩频通信 数字相关 FPGA 流水线加法器 相关器
年,卷(期) 2010,(16) 所属期刊栏目
研究方向 页码范围 151-153
页数 分类号 TN911-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.16.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郏文海 中国电子科技集团公司第二十研究所 6 7 2.0 2.0
2 雷青锋 中国电子科技集团公司第二十研究所 3 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (9)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (1)
1961(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
扩频通信
数字相关
FPGA
流水线加法器
相关器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导