基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍Daihyun等设计的仲裁器物理不可克隆函数(PUF)方案,指出其不足之处.在此基础上提出一种改进方案,设计并分析基于D触发器的仲裁器PUF,在FPGA平台上实现并测试该方案的性能.实验结果表明,改进方案在输出的0,1平衡性方面优于Daihyun的PUF方案.
推荐文章
PCI总线仲裁器的设计与实现
PCI仲裁器
CPLD
仿真
基于FPGA的双机容错仲裁器研究与设计
FPGA
双机容错
三模冗余
部分重配置
基于FPGA的PCI总线仲裁器设计
PCI总线
仲裁算法
仲裁结构
FPGA
总线仲裁器
硬件描述语言
基于FIFO队列的PCI总线仲裁器的设计与FPGA实现
PCI总线
仲裁协议
VHDL
FIFO
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 改进的仲裁器PUF设计与分析
来源期刊 计算机工程 学科 工学
关键词 仲裁器物理不可克隆函数 现场可编程逻辑阵列 D触发器
年,卷(期) 2010,(3) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 249-250,253
页数 3页 分类号 TP303
字数 2445字 语种 中文
DOI 10.3969/j.issn.1000-3428.2010.03.084
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谷大武 上海交通大学计算机科学与工程系 86 620 14.0 20.0
2 张俊钦 上海交通大学计算机科学与工程系 1 30 1.0 1.0
3 侯方勇 国防科学技术大学计算机学院 11 209 7.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (30)
同被引文献  (9)
二级引证文献  (28)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(9)
  • 引证文献(6)
  • 二级引证文献(3)
2015(4)
  • 引证文献(3)
  • 二级引证文献(1)
2016(4)
  • 引证文献(2)
  • 二级引证文献(2)
2017(15)
  • 引证文献(7)
  • 二级引证文献(8)
2018(12)
  • 引证文献(6)
  • 二级引证文献(6)
2019(8)
  • 引证文献(3)
  • 二级引证文献(5)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
仲裁器物理不可克隆函数
现场可编程逻辑阵列
D触发器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导