基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种应用于数字通信系统中的新型位同步电路的设计方案,并通过硬件实现了此方案.该方案有效解决了传统位同步提取方法中的一些问题,如电路实现和技术过于复杂的问题、相位模糊、影响系统性能等.电路设计用同系列数字化芯片硬件实现后电路简单稳定,干扰小,同步精度高,跟踪范围比较宽,输入主频低,最后给出了仿真结果和硬件性能测试数据.
推荐文章
一种QPSK位同步电路的设计
内插
FPGA
预滤波
一种新型水声Modem模拟电路设计与实现
水声Modem
功放电路
阻抗匹配
一种实用的LCD驱动电路的硬件设计
液晶显示(LCD)
驱动电路
HSPICE
Verilog_xl
一种基于内插法符号同步电路的设计
符号同步
插值
定时误差检测
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型的位同步电路的设计与硬件实现
来源期刊 通信技术 学科 工学
关键词 数字通信 位同步 硬件实现
年,卷(期) 2010,(4) 所属期刊栏目 传输
研究方向 页码范围 40-42
页数 分类号 TN919.3
字数 1850字 语种 中文
DOI 10.3969/j.issn.1002-0802.2010.04.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周渊平 四川大学电子信息学院 59 256 8.0 13.0
2 尚海 四川大学电子信息学院 1 5 1.0 1.0
3 莫武中 中山大学信息科学技术学院 3 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (12)
二级引证文献  (16)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(4)
  • 引证文献(1)
  • 二级引证文献(3)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字通信
位同步
硬件实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
总被引数(次)
42849
论文1v1指导