原文服务方: 现代电子技术       
摘要:
随着嵌入式处理器和DSP性能的迅速提升,传统的JTAG接口设计已经无法满足高速仿真器与高速目标芯片之间的时序要求.在此,提出一种双向同步自适应时钟技术,它不仅能够在仿真器与目标芯片间实现稳定可靠的信号传输,还可以根据目标芯片的时钟频率变化,动态地调整JTAG信号的传输速度,使整个调试系统始终工作在最佳状态.此外,利用该技术还成功地解决了软/硬件协同验证中真实系统与硬件模拟器之间信号传输的难题.
推荐文章
重影消除自适应均衡芯片设计
自适应均衡
数字滤波器
CMOS
锁相环
数字振荡器
ATM电路仿真设备中自适应时钟恢复算法的设计与实现
电路仿真
自适应时钟恢复算法
状态机
定时信元
自适应技术在雷达对抗中的应用
自适应技术
雷达对抗
干扰控制电路
脉冲幅度
一种新颖的内外频标自适应式时钟源的设计
自适应
时钟源
频标
锁相环
相位噪声
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 自适应时钟技术在芯片设计与验证中的应用
来源期刊 现代电子技术 学科
关键词 JTAG接口 自适应时钟 软/硬件协同验证 DSP
年,卷(期) 2010,(8) 所属期刊栏目 设计验证与测试
研究方向 页码范围 1-5
页数 分类号 TP331
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.08.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 洪一 中国电子科技集团公司第三十八研究所集成电路设计中心 23 116 5.0 10.0
2 陆俊峰 中国电子科技集团公司第三十八研究所集成电路设计中心 3 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
JTAG接口
自适应时钟
软/硬件协同验证
DSP
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导