原文服务方: 现代电子技术       
摘要:
采用TSMC 0.18 μm 1P6M CMOS工艺设计了一种高性能低功耗采样保持电路.该电路采用全差分折叠增益自举运算放大器和栅压自举开关实现.在3.3 V电源电压下,该电路静态功耗仅为16.6 mW.在100 MHz采样频率时,输入信号在奈奎斯特频率下该电路能达到91 dB的SFDR,其有效精度可以达到13位.
推荐文章
12位100MS/s ADC中采样/保持电路的分析与设计
采样/保持电路
自举开关
增益提高技术
一种低功耗14位10MS/s流水线A/D转换器
模数转换器
去除采样保持电路
RC时间常数匹配
运放共享
低功耗
一种10位100MHz采样/保持电路的设计
采样保持
全差分结构
运算放大器
1.8V 10位 50Ms/s低功耗流水线ADC的设计
OTA
流水线ADC
低功耗
SNR
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗的13位100 MS/s采样保持电路
来源期刊 现代电子技术 学科
关键词 流水线ADC 采样保持电路 栅压自举开关 增益自举运算放大器
年,卷(期) 2010,(4) 所属期刊栏目 集成电路设计
研究方向 页码范围 23-25,37
页数 4页 分类号 TN432
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.04.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李开航 厦门大学物理与机电工程学院 31 74 5.0 6.0
2 杨旭刚 厦门大学物理与机电工程学院 2 1 1.0 1.0
3 周林兵 厦门大学物理与机电工程学院 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (2)
参考文献  (8)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
流水线ADC
采样保持电路
栅压自举开关
增益自举运算放大器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导