基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于RLC互连线延时模型,通过缓冲器插入和改变互连线宽及线间距,提出了一种基于延时和带宽约束的互连功耗-缓冲器面积的乘积优化模型.基于90 nm,65 nm和45 nm CMOS工艺验证了互连线优化模型,在牺牲1/3和1/2的带宽的前提下,平均能够节省46%和61%的互连功耗,以及65%和83%的缓冲器面积,能应用于纳米级SOC的计算机辅助设计.
推荐文章
基于多线耦合的互连串扰延时模型
大规模集成电路
互连耦合
串扰延时
解耦技术
ABCD参数矩阵
互连间距
一种实用纳米级位移测量校准器
纳米位移
校准器
共光路干涉
用改进激活集合法优化VLSI互连线
互连线时延
凸二次规划
优化
基于深亚微米工艺长互连线延迟优化的设计方法研究
物理设计
预布局
长线优化
EDA
优化时序
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于延时和带宽约束的纳米级互连线优化模型
来源期刊 物理学报 学科 化学
关键词 纳米互连功耗 缓冲器面积 延时 带宽
年,卷(期) 2010,(3) 所属期刊栏目 凝聚物质:结构、热学和力学性质
研究方向 页码范围 1997-2003
页数 7页 分类号 O6
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨银堂 西安电子科技大学微电子研究所 420 2932 23.0 32.0
2 朱樟明 西安电子科技大学微电子研究所 164 1318 18.0 26.0
3 郝报田 西安电子科技大学微电子研究所 3 19 2.0 3.0
4 李儒 西安电子科技大学微电子研究所 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (1)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
纳米互连功耗
缓冲器面积
延时
带宽
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
物理学报
半月刊
1000-3290
11-1958/O4
大16开
北京603信箱
2-425
1933
chi
出版文献量(篇)
23474
总下载数(次)
35
总被引数(次)
174683
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导