基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计一个利用现场可编程门阵列(FPGA)内部MicroBlaze嵌入式处理器为核心控制单元的二维脉冲压缩处理系统.根据FPGA内部不同的资源配置情况,提出2种脉冲压缩处理模块的实现结构,利用FPGA实现DDR SDRAM控制器,采用矩阵分块线性映射的方法实现高效的数据矩阵转置处理.通过模拟一个简单的合成孔径雷达成像处理过程,证明该系统的有效性.
推荐文章
基于嵌入式微处理器和FPGA的高精度测频设计
频率测量
FPGA
高精度
嵌入式微处理器
脉冲压缩原理及FPGA实现
脉冲压缩
匹配滤波器
分布式算法
FPGA
基于FPGA和DSP的雷达信号脉冲压缩
脉冲压缩
线性调频信号
匹配滤波
FIR滤波
正交解调
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA内嵌入式处理器的二维脉冲压缩
来源期刊 计算机工程 学科 地球科学
关键词 二维脉冲压缩 现场可编程门阵列 嵌入式处理器 DDR SDRAM控制器 矩阵转置
年,卷(期) 2010,(5) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 248-249,252
页数 3页 分类号 N945
字数 2765字 语种 中文
DOI 10.3969/j.issn.1000-3428.2010.05.090
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 龙腾 北京理工大学雷达技术研究所 222 2398 22.0 38.0
2 谢宜壮 北京理工大学雷达技术研究所 9 78 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (23)
二级引证文献  (12)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
二维脉冲压缩
现场可编程门阵列
嵌入式处理器
DDR
SDRAM控制器
矩阵转置
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导