原文服务方: 现代电子技术       
摘要:
从时序控制的角度出发,研究提高加法器性能的方法.在研究前置进位加法器的算法和结构后,又对多米诺电路的时钟控制技术进行深入分析.结合前置进位结构和自定时时钟控制,设计了一个32 b多米诺加法器.该加法器能有效地提高时钟使用率.在TSMC 0.18 μm工艺下,加法器的最大延时为970 ps,约为相同工艺下13倍FO4的延时.
推荐文章
基于流水线的自检测进位相关和加法器设计
流水线
进位相关和
校验位
自检测
一种高速浮点加法器的设计实现
浮点加法器
进位链
优化
基于改进型选择进位加法器的32位浮点乘法器设计
修正Booth算法
Wallace树结构
选择进位加法器
浮点乘法器
性能改进的16位超前进位加法器
串行进位加法器
超前进位加法器
流水线
逻辑综合
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种自定时的前置进位加法器设计
来源期刊 现代电子技术 学科
关键词 加法器 自定时 多米诺 前置进位
年,卷(期) 2010,(2) 所属期刊栏目 集成电路设计
研究方向 页码范围 19-21
页数 3页 分类号 TN710
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.02.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨志家 中国科学院沈阳自动化研究所 40 407 10.0 19.0
2 辛晓宁 35 100 5.0 8.0
3 徐丽 4 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
加法器
自定时
多米诺
前置进位
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导