原文服务方: 科技与创新       
摘要:
针对基于异或阵列实现的8bit CRC32硬件计算模块资源占用大、实测计算效率低的问题,设计了表格驱动的32bitCRC32硬件计算模块.并封装为wishbone总线接口的lP核,该IP核在Ahera FPGA上实测计算效率是快速软件算法的15倍.
推荐文章
基于Wishbone总线的UART IP核设计
Wishbone总线
UART
有限状态机
IP核
基于Avalon总线的图像处理IP核的设计
SoPC
IP核
图像处理
Verilog HDL
Avalon总线
SignalTap Ⅱ
基于Wishbone和端点IP的PCIE接口设计
PCI Express总线
FPGA
PCIE端点模块
Wishbone
基于VIP的AMBA总线IP核评测方法
VIP模型
IP核评测
AMBA总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Wishbone总线的CRC32 IP核的设计
来源期刊 科技与创新 学科
关键词 CRC32 IP核 wishbone
年,卷(期) 2010,(11) 所属期刊栏目
研究方向 页码范围 22-23,183
页数 分类号 TP332.1
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2010.11.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张德学 山东科技大学电子信息科学与技术系 24 39 4.0 4.0
2 桑圣锋 山东科技大学电子信息科学与技术系 3 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
1988(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CRC32
IP核
wishbone
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导