原文服务方: 科技与创新       
摘要:
仲裁器是双机容错系统的关键部分.本文首先分析仲裁器的功能结构,分析双机系统的故障类型和检测方法,然后在FPGA芯片上,采用片内三模冗余技术和少数表决器方法设计仲裁器,并进行部分重配置设计.解决仲裁器的单点故障和故障累积问题,实现高可靠性的仲裁器设计,并设计相关测试方法完成测试工作.
推荐文章
基于FPGA的PCI总线仲裁器设计
PCI总线
仲裁算法
仲裁结构
FPGA
总线仲裁器
硬件描述语言
基于FPGA双机容错系统的设计与实现
双机容错
温备
现场可编程逻门电路
基于FIFO队列的PCI总线仲裁器的设计与FPGA实现
PCI总线
仲裁协议
VHDL
FIFO
FPGA
双机容错方案设计
双机容错
磁盘阵列
热备份
互备
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的双机容错仲裁器研究与设计
来源期刊 科技与创新 学科
关键词 FPGA 双机容错 三模冗余 部分重配置
年,卷(期) 2010,(14) 所属期刊栏目
研究方向 页码范围 113-115
页数 分类号 TP302
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2010.14.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋靖雁 清华大学自动化系 35 946 12.0 30.0
2 张涛 清华大学自动化系 147 1528 22.0 34.0
3 孙睿 清华大学自动化系 2 9 2.0 2.0
4 郭林 清华大学自动化系 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (8)
二级引证文献  (8)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
双机容错
三模冗余
部分重配置
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导