基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
用硬件描述语言VHDL对频率计系统进行设计,此程序在EDA软件平台Max+plus Ⅱ上编译仿真后,制作出其硬件电路板,再将程序下载到FPGA模块中实现.硬件设计中只需一个下载芯片EP2C5,剩余皆是输入输出部分.包括时钟和数码管驱动以及发光二极管,大大地简化了电路结构的复杂性,又提高了电路的稳定性.
推荐文章
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于FPGA的数字频率计的设计和实现
数字频率计设计
VHDL
现场可编程门阵列(FPGA)
直接测频法
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
用FPGA设计数字频率计
数字频率计
现场可编逞逻辑器件
电子设计自动化
硬件描述语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字频率计的设计
来源期刊 电子质量 学科 工学
关键词 数字频率计 VHDL语育 Max+plusⅡ FPGA
年,卷(期) 2011,(3) 所属期刊栏目 产品设计与开发
研究方向 页码范围 27-28,31
页数 分类号 TN79
字数 1868字 语种 中文
DOI 10.3969/j.issn.1003-0107.2011.03.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚善化 安徽理工大学电气与信息工程学院 85 461 11.0 17.0
2 沈磊 安徽理工大学电气与信息工程学院 6 29 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字频率计
VHDL语育
Max+plusⅡ
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
广州市五羊新城广兴花园32号一层
46-39
1980
chi
出版文献量(篇)
7058
总下载数(次)
32
总被引数(次)
15176
论文1v1指导