基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于整数分频锁相环结构实现的时钟发生器,该时钟发生器采用低功耗、低抖动技术,在SMIC 65 nm CMOS工艺上实现.电路使用1.2V单一电源电压,并在片上集成了环路滤波器.其中,振荡器为电流控制、全差分结构的五级环形振荡器.该信号发生器可以产生的时钟频率范围为12.5 ~800MHz,工作在800 MHz时所需的功耗为1.54 mW,输出时钟的周期抖动为:pk-pk =75 ps,ms =8.6 ps;Cycle-to-Cycle抖动为:pk-pk =132 ps,rms=14.1 ps.电路的面积为84 μm2.
推荐文章
基于CMOS环型振荡器0~100 MHz高线性低功耗时钟发生器
时钟发生器
锁相环
环形振荡器
高线性
低功耗
10 GHz 扩频时钟发生器的设计
扩频时钟发生器
锁相环
电磁干扰
ΔΣ调制器
10 GHz 低相噪扩频时钟发生器的设计与实现
扩频时钟发生器
锁相环
ΔΣ调制器
相位噪声
65nm CMOS工艺时钟发生器的设计与实现
Delta-sigma
模数转换器
抖动
锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 1.2V低功耗时钟发生器设计
来源期刊 半导体技术 学科 工学
关键词 时钟发生器 锁相环 低功耗 低抖动 环形振荡器
年,卷(期) 2011,(12) 所属期刊栏目 集成电路设计与应用
研究方向 页码范围 953-956
页数 分类号 TN431.1
字数 语种 中文
DOI 10.3969/j.issn.1003-353x.2011.12.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 俞慧月 9 17 2.0 3.0
2 张辉 2 1 1.0 1.0
3 徐壮 1 0 0.0 0.0
4 林霞 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟发生器
锁相环
低功耗
低抖动
环形振荡器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导