基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
完成了一种基于ROM结构的直接数字频率合成器(Direct Digital Synthesizer,DDS)的ASIC设计.其中累加器采用进位链和流水线相结合的方式,提高了工作频率的同时降低了资源占用率;ROM模块应用以正弦函数1/4波形对称性为基础,并结合Hutchison相交分离法的改进压缩算法,压缩率达到49倍,降低了芯片的功耗和面积.基于SMIC 0.18μm CMOS工艺库完成了后端物理设计和后仿真.该DDS功耗低,面积小,频率分辨率高,可作为高质量的信号源应用于4G移动通信中.
推荐文章
基于FPGA的直接数字频率合成器的设计
频率合成器
现场可编程门阵列
设计
基于FPGA的直接数字频率合成器的设计
直接数字频率合成
现场可编程门阵列
用VHDL设计直接数字频率合成器
直接数字频率合成器(DDFS)
FPGA
VHDL
EDA
直接数字频率合成器(DDS)的实现方法
直接数字频率合成器
分频器
除法器
减计数器
超前借位
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ROM结构的直接数字频率合成器ASIC设计
来源期刊 电路与系统学报 学科 工学
关键词 直接数字频率合成器(DDS) 流水线结构 ROM压缩算法 ASIC
年,卷(期) 2011,(6) 所属期刊栏目 论文
研究方向 页码范围 19-23
页数 分类号 TN402
字数 3161字 语种 中文
DOI 10.3969/j.issn.1007-0249.2011.06.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 毛陆虹 天津大学电子信息工程学院 165 736 12.0 20.0
2 张世林 天津大学电子信息工程学院 109 334 8.0 11.0
3 谢生 天津大学电子信息工程学院 68 232 7.0 11.0
4 季轩 天津大学电子信息工程学院 2 9 2.0 2.0
5 陈力颍 天津大学电子信息工程学院 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (31)
参考文献  (5)
节点文献
引证文献  (3)
同被引文献  (9)
二级引证文献  (1)
1971(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
直接数字频率合成器(DDS)
流水线结构
ROM压缩算法
ASIC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
论文1v1指导