作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种高性能雷达通用处理机,以4片PowerPC高性能通用处理器为核心,采用VPX总线标准,符合通用化、标准化、系列化的要求.处理机采用PowerPC通用处理器和RapidIO高速串行接口,具有较强的处理能力和数据交换能力,较好的通用性、可重构性和扩展性;采用VxWorks实时操作系统和VSIPL数学函数库,提高软件开发效率.最后通过合成孔径雷达(SAR)实时成像处理和性能评估,验证了通用处理器替代DSP作雷达通用处理的可行性.
推荐文章
一种基于FPGA的雷达数字信号处理机设计与实现
数字信号处理机
FPGA
DBF
基频信号
回波信号
基于ADSP-TS101的雷达脉冲压缩处理机设计
脉冲压缩
通用数字信号处理器
快速傅里叶变化
匹配滤波
毫米波跟踪雷达信号处理机设计
跟踪雷达
数字信号处理
数据采集
DSP
FPGA
基于TMS320C30 的 PD雷达仿真信号处理机设计
信号处理机
DSP
脉冲多普勒雷达
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于PowerPC的雷达通用处理机设计
来源期刊 雷达科学与技术 学科 工学
关键词 雷达 信号处理 VPX总线标准 PowerPC处理器
年,卷(期) 2011,(2) 所属期刊栏目 信号/数据处理
研究方向 页码范围 140-143,149
页数 分类号 TN957
字数 2972字 语种 中文
DOI 10.3969/j.issn.1672-2337.2011.02.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 史鸿声 中国电子科技集团公司第三十八研究所 4 62 4.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (22)
参考文献  (3)
节点文献
引证文献  (24)
同被引文献  (33)
二级引证文献  (56)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(5)
  • 参考文献(0)
  • 二级参考文献(5)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(6)
  • 参考文献(2)
  • 二级参考文献(4)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(4)
  • 引证文献(4)
  • 二级引证文献(0)
2013(7)
  • 引证文献(4)
  • 二级引证文献(3)
2014(18)
  • 引证文献(3)
  • 二级引证文献(15)
2015(10)
  • 引证文献(1)
  • 二级引证文献(9)
2016(8)
  • 引证文献(4)
  • 二级引证文献(4)
2017(11)
  • 引证文献(3)
  • 二级引证文献(8)
2018(10)
  • 引证文献(2)
  • 二级引证文献(8)
2019(6)
  • 引证文献(1)
  • 二级引证文献(5)
2020(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
雷达
信号处理
VPX总线标准
PowerPC处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
雷达科学与技术
双月刊
1672-2337
34-1264/TN
大16开
安徽省合肥市9023信箱60分箱
2003
chi
出版文献量(篇)
1971
总下载数(次)
3
总被引数(次)
10892
论文1v1指导