基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用核内空闲资源加速单线程程序执行的方法,将可并行的代码安排在核内空闲单元上执行,实现代码块在核内的流水操作,从而设计一种具有循环加速能力的硬件流水处理器,可通过改变取值结构和寄存器分配逻辑获得编译器的支持.结果表明,应用该处理器后的spec2000测试程序执行性能提升了40%.
推荐文章
软硬件联合仿真方法进行微处理器流水线管理优化设计
软硬件联合仿真
微处理器
优化设计
流水线
数据依赖
基于FPGA流水线RISC微处理器的设计
RISC
流水线
相关性问题解决
基于FPGA的流水线微处理器设计
FPGA
流水线
微处理器
数据相关
控制相关
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 硬件流水处理器设计
来源期刊 计算机工程 学科 工学
关键词 硬件流水结构 循环加速 并行执行 ISA扩展
年,卷(期) 2011,(8) 所属期刊栏目 开发研究与设计技术
研究方向 页码范围 278-280
页数 分类号 TP393
字数 3947字 语种 中文
DOI 10.3969/j.issn.1000-3428.2011.08.096
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 潘雪增 浙江大学计算机科学与技术学院 89 1318 17.0 34.0
2 刘文波 浙江大学计算机科学与技术学院 3 34 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
硬件流水结构
循环加速
并行执行
ISA扩展
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导