作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了提高MD5算法在FPGA中实现的运算效率,使之达到超高的数据吞吐量,提出了一种新的全流水线架构,用于实现MD5算法.架构中使用了FIFO缓存存储数据,以配合流水线的运算.实验验证其达到了单个MD5运算单元运算吞吐量的理论上限,在相同芯片平台上,超过已发表的MD5运算模块最高吞吐量的77%.
推荐文章
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 超高吞吐量MD5算法的FPGA实现
来源期刊 信息技术 学科 工学
关键词 MD5算法 现场可编程逻辑阵列 全流水线 先进先出缓存
年,卷(期) 2011,(9) 所属期刊栏目 研究与探讨
研究方向 页码范围 55-58,61
页数 分类号 TN47
字数 2562字 语种 中文
DOI 10.3969/j.issn.1009-2552.2011.09.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 袁焱 上海交通大学电子工程系 13 100 6.0 9.0
2 王臣 上海交通大学电子工程系 2 18 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (14)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (12)
二级引证文献  (6)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
MD5算法
现场可编程逻辑阵列
全流水线
先进先出缓存
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导