基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着标准和算法的不断演进,高端嵌入式应用对性能和能耗提出了越来越高的要求.然而,能耗问题成为将VLSI潜力转换为实际应用需求的最大挑战,基于此,提出ET( Embedded Tera-scale Computing)处理器设计.ET以众多轻量级处理器(称为小核)来搭建目标处理器,每个小核都是一个基于显式数据和指令管理的VLIW处理器,能单独执行一个线程,采用层次化的寄存器文件和非对称全分布式指令寄存器来分别降低数据和指令的供应能耗.为了进一步降低功耗,ET处理器采用了较短的运算流水线和简单的循环控制结构,并面向应用领域针对循环体进行优化.初步的实验结果表明,在40nm工艺下,ET处理器可以获得单芯片1TOPS以上的性能,同时保持操作能效比在100GOPS/W以上.
推荐文章
高性能嵌入式处理器技术
分布式集群计算机
高性能嵌入式处理器
多核设计
高速总线电路
面向能耗有效高性能嵌入式微处理器的VLIW调度
能耗有效
分布式与层次化寄存器文件
VLIW调度
基于高性能DSP的嵌入式AUV数据融合处理系统的研究
高性能DSP
并行处理
AUV数据融合
基于FPGA的嵌入式PLC微处理器设计
FPGA
PLC
微程序控制器
模块化设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 ET:一种能耗有效的高性能嵌入式处理器
来源期刊 国防科技大学学报 学科 工学
关键词 嵌入式计算 能耗有效 层次化寄存器文件
年,卷(期) 2011,(6) 所属期刊栏目 计算机工程·电子工程
研究方向 页码范围 24-30
页数 分类号 TP302
字数 5710字 语种 中文
DOI 10.3969/j.issn.1001-2486.2011.06.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张春元 国防科技大学计算机学院 42 505 10.0 21.0
2 杨乾明 国防科技大学计算机学院 8 24 4.0 4.0
3 伍楠 国防科技大学计算机学院 14 34 4.0 4.0
4 管茂林 国防科技大学计算机学院 6 20 3.0 4.0
5 全巍 国防科技大学计算机学院 5 10 2.0 3.0
6 黄达飞 国防科技大学计算机学院 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (2)
1974(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
嵌入式计算
能耗有效
层次化寄存器文件
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
国防科技大学学报
双月刊
1001-2486
43-1067/T
大16开
湖南省长沙市开福区德雅路109号
42-98
1956
chi
出版文献量(篇)
3593
总下载数(次)
5
总被引数(次)
31889
论文1v1指导