基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析了DDS其杂散来源及已有抑制方法的基础上,提出了一种新的有效抑制杂散的方法,经三角函数变换,将通常被舍掉的相位累加器输出的低B位利用起来.在Simulink中进行了仿真,结果显示在相位累加器位宽为32 bit,查找表寻址位数为12 bit时,较之未经优化的DDS,其杂散改善了60 dB.用Verilog语言设计实现,通过FPGA验证,在示波器中观察到了理想的正弦波输出.
推荐文章
基于FPGA的直接数字频率合成器的设计
直接数字频率合成
现场可编程门阵列
基于FPGA的直接数字频率合成器的设计
频率合成器
现场可编程门阵列
设计
直接数字频率合成器的设计及FPGA实现
直接数字频率合成器
DDS
CORDIC
FPGA
用VHDL设计直接数字频率合成器
直接数字频率合成器(DDFS)
FPGA
VHDL
EDA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的低杂散直接数字频率合成器设计与实现
来源期刊 电子器件 学科 工学
关键词 直接数字频率合成系统(DDS) 相位截断 杂散抑制 频谱纯度
年,卷(期) 2011,(2) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 199-201
页数 分类号 TN492
字数 2315字 语种 中文
DOI 10.3969/j.issn.1005-9490.2011.02.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨健 贵州大学理学院 23 35 4.0 5.0
2 习莹冰 贵州大学理学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (43)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (18)
二级引证文献  (7)
1971(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
直接数字频率合成系统(DDS)
相位截断
杂散抑制
频谱纯度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导