基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于ARM的高速并行数据采集模块的设计方法.该模块以ARM为控制核心,可实现32通道高速并行采集,单通道采样率最高达40 MSa/s,采样率和采样深度可调.模块通过LAN总线及TCP协议接收命令并将采集的数据传输给控制计算机,保证了数据传输的可靠性.该模块已经运用到某电子电路故障诊断系统中,运行结果表明数据采集正常,满足设计要求.
推荐文章
基于LabWindows/CVI高速并行数据采集系统USB4814的设计
虚拟仪器
LabWindows/CVI
USB4814
数据采集
无线多路并行数据采集系统的设计
信号采集
无线传输
多路并行采集
基于FPGA和DSP的并行数据采集系统的设计
可编程逻辑器件(FPGA)
外部存储器接口(EMIF)
数字信号处理器(DSP)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ARM的高速并行数据采集模块设计
来源期刊 电子测量技术 学科 工学
关键词 高速并行数据采集 ARM uClinux FPGA LAN
年,卷(期) 2011,(7) 所属期刊栏目 嵌入式技术
研究方向 页码范围 62-66,79
页数 分类号 TP274.2
字数 3032字 语种 中文
DOI 10.3969/j.issn.1002-7300.2011.07.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张毅刚 哈尔滨工业大学自动化测试与控制系 33 809 12.0 28.0
2 杨智明 哈尔滨工业大学自动化测试与控制系 9 286 6.0 9.0
3 涂志均 哈尔滨工业大学自动化测试与控制系 1 15 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (32)
共引文献  (116)
参考文献  (14)
节点文献
引证文献  (15)
同被引文献  (32)
二级引证文献  (46)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(5)
  • 参考文献(0)
  • 二级参考文献(5)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(8)
  • 参考文献(1)
  • 二级参考文献(7)
2007(6)
  • 参考文献(1)
  • 二级参考文献(5)
2008(4)
  • 参考文献(2)
  • 二级参考文献(2)
2009(9)
  • 参考文献(6)
  • 二级参考文献(3)
2010(3)
  • 参考文献(3)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(5)
  • 引证文献(5)
  • 二级引证文献(0)
2013(10)
  • 引证文献(3)
  • 二级引证文献(7)
2014(10)
  • 引证文献(3)
  • 二级引证文献(7)
2015(10)
  • 引证文献(0)
  • 二级引证文献(10)
2016(10)
  • 引证文献(2)
  • 二级引证文献(8)
2017(7)
  • 引证文献(0)
  • 二级引证文献(7)
2018(6)
  • 引证文献(1)
  • 二级引证文献(5)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
高速并行数据采集
ARM
uClinux
FPGA
LAN
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
论文1v1指导