作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于现场可编程逻辑阵列和数字信号处理器协同作业的高速图像处理嵌入式系统。借助于单片双口RAM,设计了一种新颖的数据传输结构,并利用乒乓技术实现对实时高速图像数据的缓冲。整个系统的工作流程在FPGA和DSP的分工及协作下完成,这比使用单片DSP建立的处理系统性能提高25%左右。该系统具有可重构性,方便其它算法在该系统上实现。
推荐文章
基于FPGA和DSP的高速图像处理系统
图像处理
FPGA
DSP
双口RAM
基于DSP和FPGA的视频图像处理系统设计
视频输入处理器
乒乓操作
数字信号处理器
现场可编程门阵列
一种基于DSP和FPGA的图像处理系统
数字信号处理器
现场可编程门阵列
数字图像处理
视频采集
基于DSP+FPGA的嵌入式图像处理系统设计
嵌入式图像处理系统
DSP
FPGA
三重缓冲
异步时钟域
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA和DSP的高速图像处理系统设计
来源期刊 潍坊学院学报 学科 工学
关键词 FPGA DSP JPEG 双口RAM 图像压缩
年,卷(期) 2011,(4) 所属期刊栏目
研究方向 页码范围 5-8
页数 分类号 TP274.2
字数 2366字 语种 中文
DOI 10.3969/j.issn.1671-4288.2011.04.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李秀圣 5 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (1)
二级引证文献  (0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
DSP
JPEG
双口RAM
图像压缩
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
潍坊学院学报
双月刊
1671-4288
37-1375/Z
大16开
山东省潍坊市东风东街5147号
2001
chi
出版文献量(篇)
4898
总下载数(次)
8
总被引数(次)
9453
论文1v1指导