基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于65 nm CMOS工艺、1.2V供电电压,设计了一款结合偏移双通道技术的流水线模数转换器( analog-to-digital convertor,ADC).芯片的测试结果表明,该校正方法有效地消除和补偿了电容失配、级间增益误差和放大器谐波失真对流水线ADC综合性能的制约.流水线ADC在125 MS/s采样率、3 MHz正弦波输入信号的情况下,信噪失真比(signal-and-noise distortion ratio,SNDR)从校正前的28 dB提高到61 dB,无杂散动态范围(spurious-free dynamic range,SFDR)从校正前的37 dB提高到62 dB.ADC芯片的功耗为72 mW,面积为1.56 mm2.偏移双通道数字校正技术在计算机软件上实现,数字电路在65 nm CMOS工艺、125 MHz时钟下估计得出的功耗为12 mW,面积为0.21 mm2.
推荐文章
流水线型 ADC误差及相应校正策略研究
流水线型ADC
误差
数字校正
线性度
基于 Simulink 的后台数字校正流水线 ADC 行为级建模
Simulink
行为级建模
流水线型 ADC
参考 ADC
LMS 自适应滤波器
一种可重构流水线ADC的设计
多标准无线通信系统
流水线A/D转换器
可重构控制
性能仿真
一种基于统计的流水线ADC数字后台校准方法
流水线ADC
数字后台校准
电容失配
运放有限增益
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一款结合数字校正技术的流水线ADC设计
来源期刊 半导体技术 学科 工学
关键词 CMOS 数字校正技术 偏移双通道技术 流水线模数转换器 信噪失真比
年,卷(期) 2011,(9) 所属期刊栏目 集成电路设计与应该用
研究方向 页码范围 701-704
页数 分类号 TN792
字数 1974字 语种 中文
DOI 10.3969/j.issn.1003-353x.2011.09.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李浩 中国科学技术大学物理学院 64 498 10.0 21.0
2 万培元 北京工业大学电控学院 27 78 5.0 7.0
3 林平分 北京工业大学计算机学院 92 254 8.0 12.0
4 彭蓓 北京工业大学计算机学院 1 1 1.0 1.0
5 黄冠中 北京工业大学电控学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CMOS
数字校正技术
偏移双通道技术
流水线模数转换器
信噪失真比
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
总被引数(次)
24788
论文1v1指导