基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速串行传输的设计是FPGA设计的一个重要方面.在串行传输的设计中摒弃了采用FPGA内部逻辑资源实现从而限制了串并转换速度的传统设计方法,SelectIO(TM)接口技术给FPGA实现高速串行传输提供了良好的舞台,本文详细阐述了1:8DDR模式下16路高速串行传输的实现,并通过了16路高速串行传输达到12.8Gbit/s传输速率的板级试验.
推荐文章
基于FPGA的高速串行传输系统的设计与实现
FPGA
PCI-Express
时钟控制模块
Aurora模块
基于Spartan-6的高清视频传输系统
Spartan-6
高清视频
光纤传输
高速串行接口
存储器控制接口
基于FPGA的高速串行传输接口研究与实现
FPGA
高速串行传输
RocketIO
GTP
基于 RocketIO自定义传输协议在高速串行通信中的设计与实现
FPGA
RocketIO
自定义传输协议
高速信号采集
高速串行接口
Chipscope
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Spartan-6的16路高速串行传输的设计与实现
来源期刊 电子技术 学科 工学
关键词 低电压差分信号 串并转换 现场可编程门阵列 串化器/解串器
年,卷(期) 2011,(3) 所属期刊栏目 通信电子技术
研究方向 页码范围 83-86
页数 分类号 TN958.92
字数 3468字 语种 中文
DOI 10.3969/j.issn.1000-0755.2011.03.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周轶男 9 70 4.0 8.0
2 李明 4 31 3.0 4.0
3 李霞 4 29 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (14)
同被引文献  (30)
二级引证文献  (32)
2011(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(6)
  • 引证文献(3)
  • 二级引证文献(3)
2014(12)
  • 引证文献(3)
  • 二级引证文献(9)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(5)
  • 引证文献(1)
  • 二级引证文献(4)
2017(6)
  • 引证文献(1)
  • 二级引证文献(5)
2018(10)
  • 引证文献(3)
  • 二级引证文献(7)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
低电压差分信号
串并转换
现场可编程门阵列
串化器/解串器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导