原文服务方: 电子质量       
摘要:
该文介绍了AV3629时钟基准模块中3/4可变分频的电路设计,并应用硬件描述语言verilog对此电路编程实现,通过QuertiisⅡ开发平台进行仿真验证,展示了多样化的设计方式.
推荐文章
基于Python软硬件协同设计方法
Python
FPGA
软硬件协同设计
硬件加速
智能终端软硬件平台设计
AT91SAM9260
终端软硬件平台
嵌入式开发
Linux
LED大屏幕显示系统的软硬件设计与实现
LED大屏幕
交互功能
AUTHERWARE
国产软硬件在实现电子政务集成应用上的框架研究
国产软硬件
电子政务
集成应用
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 3/4可变分频的软硬件实现
来源期刊 电子质量 学科
关键词 可变分频 D触发器 verilog 仿真
年,卷(期) 2011,(3) 所属期刊栏目 产品设计与开发
研究方向 页码范围 32-34
页数 分类号 F273.2
字数 语种 中文
DOI 10.3969/j.issn.1003-0107.2011.03.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姜永涛 1 0 0.0 0.0
2 于磊 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可变分频
D触发器
verilog
仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
1980-01-01
chi
出版文献量(篇)
7058
总下载数(次)
0
总被引数(次)
15176
论文1v1指导