基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对测井系统中高波特率的数据传输要求,提出了1种曼彻斯特码解码器及其I2C接口的FPGA实现方案,利用Altera Cyclone II系列的EP2C8T144C8N芯片完成硬件解码功能,以取代低波特率下的单片机软件解码,提高了系统传输速率和稳定性.文中具体讨论了该系统的解码电路、FIFO缓存,以及与后级处理器之间的I2C接口在FPGA中的VHDL描述方法.着重分析了基于电平宽度检测的曼码解码原理和FC接口的单进程状态机设计思想.经过软件综合仿真及硬件电路调试,该解码系统可在大于12.5 kBps的波特率下稳定可靠地工作.
推荐文章
基于FPGA的I2C控制器设计
I2C
现场可编程逻辑阵列
Verilog
视频解码技术中I2C总线控制核的实现
I2C总线
视频解码
FPGA
VHDL
一种I2C接口扩展器的设计
扩展器
接口
总线
I2C总线接口的设计及验证
I2C总线
Verilog
HDL
FPGA
SAA7113
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速曼码解码器及其I2C接口的FPGA实现
来源期刊 电子测量技术 学科 工学
关键词 曼彻斯特码 解码器 I2C接口 状态机 FPGA
年,卷(期) 2011,(10) 所属期刊栏目 科编程器件应用
研究方向 页码范围 53-56,95
页数 分类号 TN919.3
字数 3202字 语种 中文
DOI 10.3969/j.issn.1002-7300.2011.10.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 史晓锋 北京航空航天大学电子信息工程学院 40 389 10.0 19.0
2 亓成宇 北京航空航天大学电子信息工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (61)
共引文献  (69)
参考文献  (14)
节点文献
引证文献  (3)
同被引文献  (10)
二级引证文献  (4)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(3)
  • 参考文献(0)
  • 二级参考文献(3)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(7)
  • 参考文献(0)
  • 二级参考文献(7)
2004(4)
  • 参考文献(0)
  • 二级参考文献(4)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(4)
  • 参考文献(1)
  • 二级参考文献(3)
2007(9)
  • 参考文献(2)
  • 二级参考文献(7)
2008(11)
  • 参考文献(3)
  • 二级参考文献(8)
2009(18)
  • 参考文献(3)
  • 二级参考文献(15)
2010(7)
  • 参考文献(5)
  • 二级参考文献(2)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
曼彻斯特码
解码器
I2C接口
状态机
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导