作者:
原文服务方: 电子质量       
摘要:
该文介绍了多端口以太网侧试板卡的设计与实现方法.该方案采用基于CPCI总线的多CPU与大规模FPGA技术,实现了八端口的百兆以太网协议接口的测试功能,特别使用于组成自动测试系统.
推荐文章
以太网媒体访问控制(MAC)及其FPGA实现研究
以太网
媒体访问控制
现场可编程门阵列
ASIC
以太网交换机中基于端口的VLAN实现
虚拟局域网
802.1Q
交换机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多端口以太网测试板卡的设计与实现
来源期刊 电子质量 学科
关键词 以太网测试 TCP/IP FPGA CPU CPCI
年,卷(期) 2011,(3) 所属期刊栏目 通用测试
研究方向 页码范围 7-9
页数 分类号 TN929.11
字数 语种 中文
DOI 10.3969/j.issn.1003-0107.2011.03.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王安意 中国电子科技集团公司第四十一研究所 6 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
以太网测试
TCP/IP
FPGA
CPU
CPCI
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
1980-01-01
chi
出版文献量(篇)
7058
总下载数(次)
0
总被引数(次)
15176
论文1v1指导