原文服务方: 计算机测量与控制       
摘要:
针对单片闪速存储器FLASH容量小、存储速度慢的缺点,提出一种利用FLASH实现大容量高速阵列存储系统的设计方案;根据FLASH存储器芯片结构特性,采用位扩展、并行总线及多通道流水线存储技术提高了存储容量与存储速度,并且实现了对存储阵列的无效块识别与有效块表的建立,在存储过程中各个模块对其有效块地址进行独立管理,保证存储系统的稳定性和高效性;通过试验验证按此方法实现的存储系统存储速度可达到64MB/s,存储容量能达到32GB,用相对小容量、低速的FLASH存储器构建了大容量高速阵列存储系统.
推荐文章
基于FPGA的高速大容量FLASH存储
RS-422
FPGA
高速
大容量
FLASH
大容量数据存储器设计与实现
存储器
SDRAM控制器
FPGA
Verilog
基于USB 2.0高速大容量固态存储系统的设计与实现
USB2.0
ISP1581
直接存储器存取(DMA)
数据采集
超大容量高速存储技术研究
大容量存储
闪速存储器
无效块
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 大容量高速数据存储与地址管理方法
来源期刊 计算机测量与控制 学科
关键词 闪速存储器 大容量高速 有效块地址
年,卷(期) 2011,(5) 所属期刊栏目 设计与应用
研究方向 页码范围 1194-1196
页数 分类号 TN98
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张丕状 中北大学仪器科学与动态测试教育部重点实验室 79 350 10.0 13.0
2 张娟娟 中北大学仪器科学与动态测试教育部重点实验室 12 35 4.0 5.0
3 蒲南江 中北大学仪器科学与动态测试教育部重点实验室 19 93 6.0 8.0
4 高磊 中北大学仪器科学与动态测试教育部重点实验室 25 85 6.0 8.0
5 胡洋 中北大学仪器科学与动态测试教育部重点实验室 15 48 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (35)
参考文献  (6)
节点文献
引证文献  (5)
同被引文献  (18)
二级引证文献  (16)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(6)
  • 参考文献(2)
  • 二级参考文献(4)
2008(4)
  • 参考文献(1)
  • 二级参考文献(3)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(6)
  • 引证文献(3)
  • 二级引证文献(3)
2017(7)
  • 引证文献(0)
  • 二级引证文献(7)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
闪速存储器
大容量高速
有效块地址
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导