基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
根据H.264/AVC的变换量化原理,在FPGA上设计并实现了整数变换及量化部分.首先采用层次化、模块化的思想,将系统划分为多个功能模块,降低了硬件实现的复杂度,对DCT算法进行了优化,并对量化模块采用了流水线操作,最后设计全部采用Verilog硬件描述语言实现,并用Modelsim进行功能仿真,同时实验结果通过在Xilinx公司Vertex2P系列的XC2VP30 FPGA上验证.仿真及综合结果表明,与优化之前相比,系统所需时钟周期减少了29个,最大时钟频率可达到135.498 MHz,为H.264标准的硬件实现提供了参考.
推荐文章
H.264/AVC中整数DCT变换量化模块的Verilog设计
H.264/AVC
整数DCT
量化
Verilog HDL
H.264整数DCT的FPGA实现
H.264
宏块
整数DCT
FPGA
VHDL
H.264/AVC中的整数变换与DCT变换的比较
DCT
H.264
编码
蝶形算法
视频信息
基于8×8的整数DCT快速计算的H.264/AVC软件实现
H.264标准
离散余弦变换
计算复杂度
软件实现
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264/AVC整数DCT变换与量化的FPGA实现
来源期刊 电视技术 学科 工学
关键词 H.264 DCT 量化 FPGA
年,卷(期) 2011,(9) 所属期刊栏目 数字视频
研究方向 页码范围 20-22
页数 分类号 TN919.81
字数 1893字 语种 中文
DOI 10.3969/j.issn.1002-8692.2011.09.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵不贿 江苏大学电气信息工程学院 107 607 12.0 20.0
2 郁光珍 江苏大学电气信息工程学院 3 12 2.0 3.0
3 郑博 江苏大学电气信息工程学院 7 37 3.0 6.0
4 李松亭 江苏大学电气信息工程学院 2 10 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (2)
参考文献  (6)
节点文献
引证文献  (9)
同被引文献  (4)
二级引证文献  (5)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(3)
  • 引证文献(3)
  • 二级引证文献(0)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
研究主题发展历程
节点文献
H.264
DCT
量化
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
总被引数(次)
42632
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导