基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高性能混合计算系统中的存储墙问题,在分析其计算模式特点及传统访存机制局限性的基础上,提出适用于混合计算系统的层次化显式存储访问机制,并基于ESCA多核处理器系统进行实现和评测.实验结果显示,针对核心应用程序DGEMM,延迟隐藏能够占据整体运行时间的56%,并获得1.5倍的加速比,能弥补计算与存储访问间的速度差异,提高系统计算效率.
推荐文章
基于独占式访存调度的片上系统电源门控方法
独占式
访存调度
电源门控
片上系统(SoC)
漏电功耗
基于可变步长的访存延迟测量模型的研究与实现
内存延迟
可变步长
测量方法
SMT
多核处理器
飞腾处理器
用于DDR3访存优化的数据缓冲机制
DDR3控制器
访存优化
数据缓冲
基于优先级的访存调度算法研究
遗传算法
数据源
访存调度
调度优先级
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ESCA系统的层次化显式访存机制研究
来源期刊 计算机工程 学科 工学
关键词 混合计算 存储墙 多核处理器 ESCA系统 层次化显示存储访问 延迟隐藏
年,卷(期) 2011,(22) 所属期刊栏目 专栏
研究方向 页码范围 24-27,34
页数 分类号 TP302.1
字数 3992字 语种 中文
DOI 10.3969/j.issn.1000-3428.2011.22.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹雪城 华中科技大学电子科学与技术系 310 2261 21.0 31.0
2 饶金理 华中科技大学电子科学与技术系 4 16 3.0 4.0
3 吴丹 华中科技大学电子科学与技术系 52 266 10.0 14.0
4 陈攀 华中科技大学电子科学与技术系 4 16 3.0 4.0
5 董冕 华中科技大学电子科学与技术系 2 11 2.0 2.0
6 邓承诺 华中科技大学电子科学与技术系 2 5 1.0 2.0
7 戴葵 华中科技大学电子科学与技术系 26 129 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (2)
二级引证文献  (6)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(3)
  • 引证文献(2)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
混合计算
存储墙
多核处理器
ESCA系统
层次化显示存储访问
延迟隐藏
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导