原文服务方: 现代电子技术       
摘要:
为了缩短卷积编码器设计周期,使硬件设计更具灵活性,在介绍卷积编码器原理的基础上,论述了一种基于可编程逻辑器件,采用模块化设计方法,利用VHDL硬件描述语言实现CDMA 2000系统前向链路卷积编码器的方法,给出了在QuartusⅡ软件下的仿真结果,并在FPGA器件上验证实现.仿真和实验都证明了这种方法的可行性和正确性.
推荐文章
CDMA 2000 1xEV-DO前向链路调制与编码技术
1xEV-DO
8PSK
16QAM
Turbo码
LLR
CDMA2000基带信号发生器的FPGA+DSP实现
CDMA2000
基带信号发生器
FPGA
DSP
基于VHDL的非系统前馈卷积码编码器设计
非系统前馈
卷积码
编码器
现场可编程门阵列
DACS1中多速率卷积编码器的设计与FPGA实现
L?DACS1
多速率卷积编码
FPGA
Verilog HDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CDMA2000系统中前向链路卷积编码器的FPGA实现
来源期刊 现代电子技术 学科
关键词 FPGA VHDL CDMA 2000 卷积编码器 前向差错控制
年,卷(期) 2011,(13) 所属期刊栏目 无线通信
研究方向 页码范围 24-26
页数 分类号 TN911.7-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2011.13.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张高记 16 123 5.0 10.0
2 罗朝霞 11 60 4.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (19)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(3)
  • 参考文献(2)
  • 二级参考文献(1)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
VHDL
CDMA 2000
卷积编码器
前向差错控制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导