原文服务方: 现代电子技术       
摘要:
介绍一种基于四通道ADC的高速交错采样设计方法以及在FPGA平台上的实现.着重阐述四通道高速采样时钟的设计与实现、高速数据的同步接收以及采样数据的校正算法.实验及仿真结果表明,同步数据采集的结构设计和预处理算法,能良好抑制并行ADC输出信号因相位偏移、时钟抖动等造成的失配误差.
推荐文章
基于FPGA的高速AD采样设计
FPGA
高速AD
AD9516_4有效位数
基于FPGA的高速采样单元实现
数据采集器
FPGA
VHDL
DSP
基于FPGA的高速数据采集控制技术的研究
高速采样控制
FPGA
A/D转换
一种大规模高速并行采样及校正技术研究
计量学
并行采样
时间展宽
非均匀采样
实时校正
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA高速并行采样技术的研究
来源期刊 现代电子技术 学科
关键词 交错采样 高速采样时钟 同步接收 信号处理
年,卷(期) 2011,(5) 所属期刊栏目 电子技术
研究方向 页码范围 180-182
页数 分类号 TN911-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2011.05.054
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 耿相铭 上海交通大学电子工程系 31 199 9.0 13.0
2 洪萌 上海交通大学电子工程系 2 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (7)
参考文献  (4)
节点文献
引证文献  (8)
同被引文献  (17)
二级引证文献  (11)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(3)
  • 引证文献(2)
  • 二级引证文献(1)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
交错采样
高速采样时钟
同步接收
信号处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导