原文服务方: 现代电子技术       
摘要:
曼彻斯特编解码器是1553B总线协议的重要组成部分,其性能的好坏直接影响整个系统的通信质量.通过分析MIL-STD-1553B协议和GJB5186测试标准,制定出编解码器的设计规范.采用硬件描述语言(Verilog)设计电路,VCS对设计进行仿真,并利用Synplify Pro及ISE完成综合和布局布线的工作,最后载入Xilinx FPGA进行测试.在深入分析曼彻斯特码型特点的基础上,对编解码器的工作过程及逻辑电路结构进行详细介绍.提出的时钟分离电路比超前滞后数字锁相环更为简单有效.
推荐文章
基于FPGA的测井系统中1553B总线编解码器设计
曼彻斯特编解码
1553B总线
FPGA
DSP
Verilog
HDL
基于FPGA的1553B总线曼彻斯特编解码器设计与实现
曼彻斯特码
编解码原理
1553B总线
VHDL
FPGA
一种1553B总线协议编解码器的设计研究
1553B总线
编解码器
FPGA
Verilog HDL
USB3.0中8b/10b编解码器的设计
USB 3.0
8 b/10 b编解码
RTL设计
仿真验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 1553B总线中曼彻斯特编解码器的设计
来源期刊 现代电子技术 学科
关键词 曼彻斯特码 MIL-STS-1553B总线 时钟分离 FPGA
年,卷(期) 2011,(4) 所属期刊栏目 总线与网络
研究方向 页码范围 61-64
页数 分类号 TN915-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2011.04.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 武鹏 西安电子科技大学微电子学院 1 11 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (13)
参考文献  (3)
节点文献
引证文献  (11)
同被引文献  (23)
二级引证文献  (75)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(10)
  • 引证文献(4)
  • 二级引证文献(6)
2013(13)
  • 引证文献(1)
  • 二级引证文献(12)
2014(21)
  • 引证文献(1)
  • 二级引证文献(20)
2015(11)
  • 引证文献(0)
  • 二级引证文献(11)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(8)
  • 引证文献(2)
  • 二级引证文献(6)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
2019(10)
  • 引证文献(0)
  • 二级引证文献(10)
2020(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
曼彻斯特码
MIL-STS-1553B总线
时钟分离
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导