原文服务方: 现代电子技术       
摘要:
为了使基于FPGA设计的信号处理系统具有更高运行速度和具有更优化的电路版图布局布线,提出了一种适用于FPGA结构的改进型WALLACE TREE架构乘法器.首先讨论了基于标准单元3:2压缩器的改进型6:4压缩器,根据FPGA中slice的结构特点通过在FPGA Editer软件工具编辑,对该压缩器进行逻辑优化,将其应用于FPGA的基本单元slice结构中.并对乘法器的其他部分结构优化整合,实现一个资源和性能达到合理平衡,且易于在FPGA中实现的乘法器.实际运行结果表明,该乘法器的关键路径延时小于8.4 ns,使秉法器时钟频率和系统性能都得到很大提高.
推荐文章
基于跳跃式Wallace树的低功耗32位乘法器
Booth算法
跳跃式Wallace树
乘法器
LING加法器
基于改进的 Booth 编码和 Wallace 树的乘法器优化设计
乘法器
Booth 编码
部分积阵列
Wallace 树
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
43位浮点流水线乘法器的设计
浮点乘法器
流水线
Booth算法
压缩阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的WALLACE TREE乘法器设计
来源期刊 现代电子技术 学科
关键词 乘法器 WALLACE FPGA 6:4压缩器
年,卷(期) 2011,(16) 所属期刊栏目 集成电路设计
研究方向 页码范围 113-115
页数 分类号 TN710-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2011.16.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄世震 福州大学福建省微电子与集成电路重点实验室 93 587 13.0 19.0
2 王良全 福州大学福建省微电子与集成电路重点实验室 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (19)
参考文献  (10)
节点文献
引证文献  (6)
同被引文献  (29)
二级引证文献  (60)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(3)
  • 参考文献(3)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(5)
  • 引证文献(3)
  • 二级引证文献(2)
2014(8)
  • 引证文献(1)
  • 二级引证文献(7)
2015(16)
  • 引证文献(1)
  • 二级引证文献(15)
2016(16)
  • 引证文献(0)
  • 二级引证文献(16)
2017(10)
  • 引证文献(1)
  • 二级引证文献(9)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
乘法器
WALLACE
FPGA
6:4压缩器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导