原文服务方: 计算机应用研究       
摘要:
针对如何发挥异构多核处理器的优势从而提高程序执行效率的问题,提出了Cell异构多核处理器上实现线程同步流水并行和迭代同步流水并行两种优化技术,该优化技术可以有效地提高非规则写和控制结构非规则的执行速度.通过在Cell处理器上对NAS benchmarks中的IS、EP、LU以及SPEC2001中的MOLDYN进行测试,结果表明该流水并行方案有效地改善了临界区和flush操作的执行效率,明显地提高了程序的执行速度.
推荐文章
基于异构多核的CCA并行构件模型
并行计算
并行构件
异构多核处理器
并行构件模型
基于SC的多核处理器并行仿真机制的研究
并行仿真
SystemC
仿真框架
线程池
多核处理器
多核处理器中基于MapReduce的哈希划分优化
数据划分
哈希处理
多核处理器
MapReduce模型
基于IBM CELL多核处理器的快速运动估计算法
CELL宽带处理引擎
单指令多数据
H.264
视频编码
多核心处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Cell异构多核处理器上流水并行优化技术
来源期刊 计算机应用研究 学科
关键词 Cell处理器 异构多核 流水 临界区
年,卷(期) 2011,(9) 所属期刊栏目 软件技术研究
研究方向 页码范围 3344-3347
页数 分类号 TP311
字数 语种 中文
DOI 10.3969/j.issn.1001-3695.2011.09.040
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡长军 北京科技大学计算机与通信工程学院 64 555 10.0 21.0
2 曹倩 北京科技大学计算机与通信工程学院 2 4 2.0 2.0
3 李士刚 北京科技大学计算机与通信工程学院 2 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (2)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Cell处理器
异构多核
流水
临界区
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用研究
月刊
1001-3695
51-1196/TP
大16开
1984-01-01
chi
出版文献量(篇)
21004
总下载数(次)
0
论文1v1指导