原文服务方: 现代电子技术       
摘要:
采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块.该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中.
推荐文章
基于FPGA的通用异步收发机的设计
Verilog HDL
通用异步收发机
现场可编程门阵列
状态机
基于FPGA的高速收发器研究与设计
FPGA
串并转换
高速收发器
基于FPGA的MVBC帧收发器设计
多功能车辆总线控制器
FPGA
循环冗余码校验
曼彻斯特编译码
通用异步收发器TL16C554的分析
通用异步收发器
Verilog HDL
TL16C554芯片.
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的通用异步收发器设计
来源期刊 现代电子技术 学科
关键词 通用异步收发器 现场可编程门阵列 Verilog HDL 串行通信
年,卷(期) 2011,(15) 所属期刊栏目 通信设备
研究方向 页码范围 121-123
页数 分类号 TN915.04-34|TN402
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2011.15.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林爱英 河南农业大学理学院 38 232 9.0 13.0
2 贾树恒 河南农业大学理学院 28 201 9.0 13.0
3 胡惠敏 中国电信咸阳分公司网络维护部 1 9 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (61)
参考文献  (8)
节点文献
引证文献  (9)
同被引文献  (12)
二级引证文献  (9)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(3)
  • 参考文献(3)
  • 二级参考文献(0)
2007(4)
  • 参考文献(4)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(5)
  • 引证文献(5)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
通用异步收发器
现场可编程门阵列
Verilog HDL
串行通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导