基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对FPGA IP核在可进化可编程系统芯片(Sops)中嵌入时存在FPGA IP核端口时序控制和位流下载的问题,实现一种适用于可进化Sopc芯片的FPGA接口.该FPGA接口使用异步FIFO、双口RAM的结构和可扩展的读/写命令传输方式来实现FPGA IP核与系统的异步通信.嵌入式CPU可以通过FPGA接口实现FPGA IP核的片内位流配置.FPGA接口中的硬件随机数发生器实现进化算法的硬件加速.使用自动验证平台与FPGA原型验证平台对FPGA接口进行验证来实现验证的收敛.测试结果表明,FPGA接口成功实现了嵌入式CPU与FPGA IP核的通信,完成芯片内的进化.
推荐文章
基于FPGA的音频编解码芯片接口设计
WM8731
FPGA
接口设计
音频编解码芯片
基于FPGA的G.SHDSL接口设计与实现
G.SHDSL接口
FPGA
AFE1230模拟前端
基于FPGA的指纹采集接口设计与实现
FPGA
滑动式指纹传感器
SPI
指纹采集
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可进化芯片的FPGA接口设计与实现
来源期刊 计算机工程 学科 工学
关键词 可编程系统芯片 FPGA接口 硬件加速器 验证平台
年,卷(期) 2011,(13) 所属期刊栏目 专栏
研究方向 页码范围 13-16
页数 分类号 TP391
字数 5938字 语种 中文
DOI 10.3969/j.issn.1000-3428.2011.13.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王健 复旦大学专用集成电路与系统国家重点实验室 145 835 15.0 20.0
2 来金梅 复旦大学专用集成电路与系统国家重点实验室 68 322 9.0 13.0
3 陈利光 复旦大学专用集成电路与系统国家重点实验室 9 81 6.0 9.0
4 鲍丽春 4 16 3.0 4.0
5 段欣 复旦大学专用集成电路与系统国家重点实验室 3 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (49)
参考文献  (4)
节点文献
引证文献  (6)
同被引文献  (9)
二级引证文献  (3)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可编程系统芯片
FPGA接口
硬件加速器
验证平台
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导