基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了降低FPGA互连结构的功耗,针对目前FPGA普遍采用的通用互连结构,提出了快速结构评估框架—FDPAef,建立了功耗延时积的逐级优化步骤.在新型的通用开关盒互连结构(GSB)基础上,使用该评估框架对各种结构参数进行评估和优化,得到一种低功耗的GSB结构.经过MCNC基准电路测试实验表明,相比传统的CB/SB互连结构,优化得到的GSB结构能够使FPGA功耗延时积下降9.9%,面积下降10.7%.
推荐文章
可延展电子通用金属互连结构电学特性分析
互连结构
电学特性分析
正交试验
交流电感
金属导线
仿真分析
多片FPGA系统互连结构研究
FPGA
互连线
最大权生成树
crossbar
布线算法
一种面向高性能计算的多FPGA互连结构及划分方法
高性能计算
多FPGA系统
逻辑资源划分
高性能互连
基于FPGA的机载视频显示系统的低功耗设计
低功耗
FPGA
机载视频显示
实时处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于通用开关盒的FPGA互连结构低功耗设计
来源期刊 复旦学报:自然科学版 学科 工学
关键词 现场可编程门阵列 通用开关盒 结构评估框架 互连结构 功耗延时积
年,卷(期) 2012,(1) 所属期刊栏目 微电子科学与工程
研究方向 页码范围 63-70
页数 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王伶俐 复旦大学专用集成电路与系统国家重点实验室 33 124 6.0 9.0
2 马珂洁 复旦大学专用集成电路与系统国家重点实验室 2 4 1.0 2.0
3 邵海波 复旦大学专用集成电路与系统国家重点实验室 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
通用开关盒
结构评估框架
互连结构
功耗延时积
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
复旦学报(自然科学版)
双月刊
0427-7104
31-1330/N
16开
上海市邯郸路220号
4-193
1955
chi
出版文献量(篇)
2978
总下载数(次)
5
论文1v1指导