基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
同步电路由全局时钟信号周期性地驱动计算,而异步电路只在需要的时候才进行运算,因此异步电路具有天然的低功耗优势.当前的解同步异步电路设计方法仅根据同步电路的物理拓扑结构进行异步设计,而没有考虑同步电路的本身功能行为及所处理数据的特点.本文首先分析了物理拓扑结构、电路功能行为及处理数据对低功耗设计的影响,然后设计实现了一款低功耗异步乘法器.实验表明,实现的乘法器相对于传统解同步异步乘法器具有更低的功耗与更高的性能.
推荐文章
一种改进的 CSA 低功耗阵列乘法器的实现
乘法器
低功耗
改进的CSA阵列
关键路径
Booth-4算法
一种高速低功耗可重构流水线乘法器
可重构
高速
低功耗
乘法器
流水线
一种16×16位高速低功耗流水线乘法器的设计
乘法器
流水线
数字信号处理器
全加器单元
Booth算法
基于FPGA的24×24位低功耗乘法器的设计
乘法器
动态功耗
FPGA
ASIC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗异步乘法器的研究与实现
来源期刊 计算机工程与科学 学科 工学
关键词 异步 流水线结构优化 操作数检测 低功耗 乘法器
年,卷(期) 2012,(5) 所属期刊栏目 计算机体系结构与系统软件
研究方向 页码范围 73-77
页数 分类号 TP332.2
字数 3965字 语种 中文
DOI 10.3969/j.issn.1007-130X.2012.05.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志英 国防科学技术大学计算机学院 118 965 14.0 25.0
2 任洪广 国防科学技术大学计算机学院 6 19 2.0 4.0
3 石伟 国防科学技术大学计算机学院 12 64 5.0 7.0
4 苏博 国防科学技术大学计算机学院 7 23 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (8)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步
流水线结构优化
操作数检测
低功耗
乘法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导