基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种HINOC MAC层硬件加速协处理器的设计方案.首先概述了HINOC MAC层的主要功能,其次描述了MAC协处理器的主要功能、工作流程及实现方案,最后通过搭建测试平台,设计测试方案,验证了该设计能够实现以太网、HIPHY及CPU之间数据的快速搬移,达到减轻CPU处理负荷,提高HINOC端系统业务吞吐能力的预期目标.
推荐文章
一种HIMAC硬件协处理器的设计与FPGA实现
嵌入式系统
HIMAC
FPGA
逻辑综合
8087协处理器测试程序开发
指令系统
测试图型(测试向量)
测试程序
网络处理器中协处理器设计方法研究及实现
网络处理器
NiosⅡ
协处理器
可重构密码协处理器的组成与结构
可重构
密码
协处理器
组成
结构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 HINOC系统MAC协处理器的设计与测试
来源期刊 网络新媒体技术 学科 工学
关键词 HINOC HIMAC HIPHY FPGA
年,卷(期) 2012,(4) 所属期刊栏目 高性能同轴电缆接入技术(HINOC)专题
研究方向 页码范围 57-64
页数 分类号 TP332
字数 3512字 语种 中文
DOI 10.3969/j.issn.2095-347X.2012.04.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邱智亮 西安电子科技大学综合业务网理论及关键技术国家重点实验室 74 274 9.0 12.0
2 潘伟涛 西安电子科技大学综合业务网理论及关键技术国家重点实验室 15 45 4.0 5.0
3 闫帅 西安电子科技大学综合业务网理论及关键技术国家重点实验室 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
HINOC
HIMAC
HIPHY
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
网络新媒体技术
双月刊
2095-347X
10-1055/TP
大16开
北京海淀区北四环西路21号
2-304
1980
chi
出版文献量(篇)
3082
总下载数(次)
5
总被引数(次)
15965
论文1v1指导