基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足某雷达实验平台的需求,设计并实现了一种基于通用串行总线USB的多通道高速数据采集系统.该系统以现场可编程门阵列(FPGA)为核心,利用多组高采样率AD实现多通道高速采集.为保证数据通路的畅通,每通道配备大容量DDR2进行高速数据缓存,并利用DDC降低数据写入速率.系统采用EZ-USB FX2LP系列USB芯片的Slave FIFO接口方式将数据回传至计算机中,由计算机应用程序进行控制、数据采集和波形显示.整个系统由硬件部分、FPGA内部逻辑、USB固件、设备驱动和应用程序构成.经过测试,系统在80 MHz采样率下,可以实现中心频率60 MHz、带宽10MHz信号的有效采集.测试结果验证了设计方案的正确性和可行性.
推荐文章
基于FPGA的高速多通道数据采集系统的设计
FPGA
数据采集
高速多通道
并行口
EPP模式
基于FPGA多通道数据采集系统设计
数据采集
FPGA
CS5101A
标定
延时寄存器
基于THS1206的多通道同步高速数据采集系统
THS1206
数据采集
FPGA
以太网数据传输系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的多通道高速数据采集系统
来源期刊 雷达科学与技术 学科 工学
关键词 现场可编程门阵列 通用串行总线 数据采集 多通道 高速
年,卷(期) 2012,(6) 所属期刊栏目
研究方向 页码范围 671-676
页数 6页 分类号 TN957|TP274+.2
字数 4422字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严济鸿 电子科技大学电子工程学院 19 234 9.0 15.0
2 何子述 电子科技大学电子工程学院 198 2072 22.0 35.0
3 吴越 电子科技大学电子工程学院 2 20 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (26)
参考文献  (3)
节点文献
引证文献  (11)
同被引文献  (28)
二级引证文献  (25)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(1)
  • 二级参考文献(3)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2014(4)
  • 引证文献(2)
  • 二级引证文献(2)
2015(6)
  • 引证文献(2)
  • 二级引证文献(4)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(10)
  • 引证文献(2)
  • 二级引证文献(8)
2018(5)
  • 引证文献(1)
  • 二级引证文献(4)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
现场可编程门阵列
通用串行总线
数据采集
多通道
高速
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
雷达科学与技术
双月刊
1672-2337
34-1264/TN
大16开
安徽省合肥市9023信箱60分箱
2003
chi
出版文献量(篇)
1971
总下载数(次)
3
总被引数(次)
10892
论文1v1指导