基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了采用一种自主研发多功能IP核实现总线全地址响应的设计方案,其可在FPGA中灵活配置,配备外围电路后可以方便实现各种功能.设计采用VHDL硬件描述语言进行编程,采用综合工具ISE Foundation对设计进行综合、优化,在ModelSim - SE 6.1g中进行时序仿真,并且最后在FPGA上实现.
推荐文章
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 1553B多功能RT IP核的设计与实现
来源期刊 航天控制 学科 工学
关键词 MIL-STD-1553B总线 全地址 FPGA
年,卷(期) 2012,(1) 所属期刊栏目 计算机技术与仿真技术
研究方向 页码范围 59-65
页数 分类号 TP336
字数 2785字 语种 中文
DOI 10.3969/j.issn.1006-3242.2012.01.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张磊 22 60 5.0 7.0
2 李辉 7 60 4.0 7.0
3 张敬波 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (22)
二级引证文献  (20)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(9)
  • 引证文献(0)
  • 二级引证文献(9)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
MIL-STD-1553B总线
全地址
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
航天控制
双月刊
1006-3242
11-1989/V
大16
北京142信箱402分箱
80-338
1983
chi
出版文献量(篇)
2175
总下载数(次)
5
论文1v1指导