作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用高速ADC芯片ADS5232设计了一种实用的高速数据采集电路,其中ADS5232集成了2个采样通道,不需要外部提供参考电压,简化了PCB设计.2个通道使用同一个时钟,可实现同步采样.每个通道的最高采样速率达到65MS/s,精度为12bit.采集电路包括ADC前端、ADS5232和FPGA 3个部分,支持单端和差分模拟信号输入,使用FPGA实现高速控制,在片内配置RAM作为采集数据的缓冲区,同时可设计接口模块用于跟片外应用电路的连接.该电路能够实现高速AD、高速控制、高速缓存以及与外部逻辑的高速接口.
推荐文章
基于ADS8364高速数据采集模块接口设计
ADS8364
ADSP-BF533
接口电路
采集控制
一种基于双端口RAM的高速数据采集系统设计
高速数据采集
双端口RAM
环状缓冲区
数据流
并行处理
一种多通道数据采集电路的设计
单片机
数据采集
程控放大
程控滤波
触发
一种基于PCI总线的高速数据采集系统的设计
高速数据采集
A/D转换
PCI总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于ADS5232的高速数据采集电路的设计方法
来源期刊 中南民族大学学报:自然科学版 学科 工学
关键词 高速数据采集 ADS5232芯片 ADC前端 现场可编程门阵列
年,卷(期) 2012,(4) 所属期刊栏目 物理与电子信息科学
研究方向 页码范围 97-100
页数 4页 分类号 TP213
字数 2406字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程耀林 中南民族大学电子信息工程学院 10 68 3.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (4)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速数据采集
ADS5232芯片
ADC前端
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中南民族大学学报(自然科学版)
季刊
1672-4321
42-1705/N
大16开
武汉市民院路5号
1982
chi
出版文献量(篇)
2596
总下载数(次)
4
总被引数(次)
11010
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导