基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了快速准确地验证不同错误模式下ViterbiIP核的纠错性能,提出了一种在Matlab和Modelsim中基于文件输入输出操作的方法来仿真验证该IP核的纠错性能.首先介绍了该IP核的使用方法,然后详细给出了该方法的每个步骤并提供了源程序.仿真实验表明,该方法能处理大容量的编译码数据,而且能很容易地对错误的模式进行修改,便于仿真不同情况下的纠错性能.该方法也适用于其他功能IP核,因此有较好的实际应用价值.
推荐文章
高性能LDPC编码器IP核设计与验证
LDPC
动态配置
编码器
固态硬盘
高性能多标准可配置Viterbi译码器设计与验证
Viterbi译码器
滑窗流水技术
多项式任意配置
UVM验证方法学
异或延迟
移动终端
基于 IEEE 1500标准的 IP核测试壳的设计与验证
IEEE 1500标准
SoC测试
测试壳
自动生成
基于Matlab的纠错码性能测试仿真
纠错码
AWGN信道
移动信道
卷积码编码
Viterbi译码
差错序列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 ViterbiIP核纠错性能的验证
来源期刊 电讯技术 学科 工学
关键词 Viterbi-IP核 纠错性能 文件输入操作 文件输出操作 源程序
年,卷(期) 2012,(10) 所属期刊栏目
研究方向 页码范围 1702-1705
页数 分类号 TN911.22
字数 1124字 语种 中文
DOI 10.3969/j.issn.1001-893x.2012.10.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭勇 南京北方电子信息科技集团有限公司产品研发中心 10 75 5.0 8.0
2 陈艳玲 南京北方电子信息科技集团有限公司产品研发中心 3 12 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (12)
参考文献  (4)
节点文献
引证文献  (6)
同被引文献  (15)
二级引证文献  (16)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(4)
  • 引证文献(2)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
Viterbi-IP核
纠错性能
文件输入操作
文件输出操作
源程序
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导