作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对当前合并单元的研究现状,分析了合并单元的采样值映射模型IEC61850-9-2及其实现方法,在此基础上设计了一种基于现场可编程门阵列(FPGA)的合并单元装置.该装置通过在FPGA芯片上配置NiosⅡ软核处理器和相关接口,完成合并单元同步、多路数据接收和处理以及以太网通信等功能,能满足电子式互感器数字接口的要求.
推荐文章
基于IEC61850-9-2的电子式互感器合并单元的研制
电子互感器
合并单元
IEC61850
同步技术
IEEE1588在基于IEC61850-9-2标准的合并单元中的应用
IEEE 1588
合并单元
IEC 61850-9-2
时间同步
智能变电站
IEC61850-9-2数据收发测试的探索
WinPcap
IEC 61850-9-2
CID文件
SNTP对时
pcap_sendqueue_transmit
微秒定时器
基于IEC 61850-9-2的合并单元研究
合并单元
IEC 61850-9-2
IEC 61850-9-2LE
采样值
过程总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 IEC61850-9-2标准下合并单元的研制
来源期刊 华东交通大学学报 学科 工学
关键词 IEC61850-9-2 合并单元 FPGA
年,卷(期) 2012,(3) 所属期刊栏目
研究方向 页码范围 36-39
页数 分类号 TM45
字数 2893字 语种 中文
DOI 10.3969/j.issn.1005-0523.2012.03.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田丽平 华东交通大学电气与电子工程学院 13 47 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (36)
共引文献  (231)
参考文献  (9)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(4)
  • 参考文献(0)
  • 二级参考文献(4)
2004(7)
  • 参考文献(2)
  • 二级参考文献(5)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(6)
  • 参考文献(1)
  • 二级参考文献(5)
2007(7)
  • 参考文献(2)
  • 二级参考文献(5)
2008(5)
  • 参考文献(0)
  • 二级参考文献(5)
2009(8)
  • 参考文献(1)
  • 二级参考文献(7)
2010(3)
  • 参考文献(3)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
IEC61850-9-2
合并单元
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
华东交通大学学报
双月刊
1005-0523
36-1035/U
大16开
中国南昌
1984
chi
出版文献量(篇)
3963
总下载数(次)
12
总被引数(次)
24304
论文1v1指导